ZYNQ SoC HW/SW TASARIMI Ders8: AXI BUS NEDİR? AXI4 BUS CHANNELS and SIGNALS

Поділитися
Вставка
  • Опубліковано 30 лис 2024

КОМЕНТАРІ • 9

  • @hsyngndz1985
    @hsyngndz1985 5 місяців тому

    süperrrrr sin hocam tam lazım olacak nokta atış konuları veriyorsun

  • @RandomHubbb
    @RandomHubbb 7 місяців тому

    Vaaz verir gibi olmus :D Ama guzel video, ellerine saglik...

  • @ismailtoprak
    @ismailtoprak 2 роки тому

    Eğitimleriniz çok faydalı hocam, kendi adıma teşekkür ederim. İlgi alanınıza giriyor mu bilmiyorum ama ileride Software Defined Radio(SDR)-FPGA tarzı bir eğitim serisi gelirse çok güzel olur :)

    • @mehmetburakaykenar
      @mehmetburakaykenar  2 роки тому +1

      sdr ilgi alanıma giriyor ama ne zmn vakit bulup yaparız ya nasip 😊

  • @embeddedsystem2222
    @embeddedsystem2222 2 роки тому

    Hocam emeğinize sağlık çok değerli bilgiler paylaşıyorsunuz, teşekkür ederim. Benim bir sorum olacaktı. RISC-V tabanlı Soft bir Soc ile bir deneme yapmak istiyorum.
    Kullanmayı düşündüğüm SoC dokümanında "AXI compatible interface " ifadesi belirtilmiş. Kendi tasarlayacağım bir IP bloğuyla, SoC arasında haberleşme sağlayabilir miyim?

    • @mehmetburakaykenar
      @mehmetburakaykenar  2 роки тому +1

      bu tarz çalışmalar çok zaten, risc-v sitesine gidince Core - SoC - SoC implementation diye daha önce yapılmış risc-v tabanlı socler mevcut hatta pek çoğu açık kaynak

  • @elangovan3697
    @elangovan3697 2 роки тому

    Sir how can we connect SRAM with AXI can u help me with this

  • @ahmetserdr2920
    @ahmetserdr2920 2 роки тому

    Hocam merhaba, oluşturduğumuz ip bloğunun registerlarini arm tarafında user space'e map edebiliyoruz muyuz?

    • @mehmetburakaykenar
      @mehmetburakaykenar  2 роки тому +1

      merhaba, evet bu seride 6 ve 7. derste axi4-lite IP oluşturup ARM tarafindan bu registerlara nasıl erisilecegini anlattım. adresi vivadoda ip eklerken atıyoruz, ARM tarafında bu adres ile erişim sağlıyoruz C kodunda pointer ile