5.1a - Principios de diseño de los circuitos secuenciales síncronos - Introducción

Поділитися
Вставка
  • Опубліковано 23 січ 2025

КОМЕНТАРІ • 9

  • @juanmigueltorre1973
    @juanmigueltorre1973 5 років тому +2

    Es perfecto, justo lo que necesitaba.
    Echo en falta una lista de reproducción para tener los vídeos organizados.
    Por lo demás chapó! Muchas gracias!

  • @danielramirezparra8158
    @danielramirezparra8158 4 роки тому +1

    ahora entiendo todo esto a la perfeccion, esta super bien explciado
    !!

  • @Gumeb
    @Gumeb 2 роки тому

    no tendria la documentación correspondiente que usó en su video? para poder repasarlo detenidamente leyendolo

  • @Manu-hv4cd
    @Manu-hv4cd 2 роки тому

    Muy didáctico y sin rodeos. En el caso de FF maestro-esclavo donde la salida se hace efectiva con el flanco descendente del pulso de clock... no estaría condicionado el ancho máximo de este pulso? Gracias

  • @galojohelvinceslascano4359
    @galojohelvinceslascano4359 2 роки тому

    como quedaría el ejemplo que explica en arduino uno diseñado?

  • @oscarvalenzuela262
    @oscarvalenzuela262 4 роки тому

    Buena explicacion, gracias

  • @juangomez6464
    @juangomez6464 3 роки тому

    Existe algun "orden" o teoría para el diseño de: circuitos secuenciales ASINCRONOS?, entiendo que los sincronos, tanto con meally y moore sus diseños se vuelven relativamente sencillos, predecibles, poseen un orden y siempre es posible encontrar una solucion si se siguen las reglas dadas. pero he visto que con asincronos y comparando tanto circuitos equivalentes que existen en los 2 tipos (sincronos y asincronos) el asincrono me ahorra varias compuertas fisicas pero su diseño me resulta más complicado porque no tiene una logica o reglas iniciales para su diseño, o al menos eso creo yo porque no he visto libro que explique sus diseños.

    • @luis_marques
      @luis_marques  3 роки тому +1

      Perdona que haya tardado tanto en responderte. Los asíncronos son bastante más difíciles de diseñar: hay estados estables e instables, además de ver equivalencias hay que comprobar si las líneas en la tabla de fases son fusionables o no, hay que tener cuidado al codificar los estados porque no debería cambiar más de un bit en una transición de estado actual a siguiente, hay que eliminar forzosamente fenómenos aleatorios... Todo esto complica el diseño y lo hace prácticamente inviable para sistemas con un número de estados mayor que 8. De ahí que, salvo para el diseño de flip-flops, no se utilicen en la práctica. Puedes encontrar cómo diseñarlos en el libro "Electrónica digital. 3, Máquinas con un número finito de estados", de Tertulien Ndjountche.

  • @CarlossEspinosaL
    @CarlossEspinosaL 4 роки тому

    ARRIBA LOS TIGRES DE LA UANL, EL SEGUNDO MEJOR EQUIPO DEL MUNDO!!!!